芯片剝層技術(shù)在集成電路失效分析中的應(yīng)用
本文檔由 虎崽崽 分享于2011-05-11 14:39
芯片剝層技術(shù)在集成電路失效分析中的應(yīng)用 隨著集成電路向多層結(jié)構(gòu)方向的發(fā)展,對芯片進行失效方向必須解決多層結(jié)構(gòu)下層的可觀察性的可測試性。本文介紹了失效分析中去鈍化層、金屬化層和層間介質(zhì)等的各種方法,包括濕法腐蝕、反應(yīng)離子刻蝕和FIB刻蝕等方法,結(jié)合圖例進行剝層前后對比分析,并通過實例說明剝層技術(shù)在集成電路失效分析中的重要作用。